|
|
|
早在1980年代中期,FPGA已經在PLD設備中紮根。CPLD和FPGA包括了一些相對大數量的可編輯邏輯單元。CPLD邏輯門的密度在幾千到幾萬個邏輯單元之間,而FPGA通常是在幾萬到幾百萬。 CPLD和FPGA的主要區別是他們的係統結構。CPLD是(shi)一(yi)個(ge)有(you)點(dian)限(xian)製(zhi)性(xing)的(de)結(jie)構(gou)。這(zhe)個(ge)結(jie)構(gou)由(you)一(yi)個(ge)或(huo)者(zhe)多(duo)個(ge)可(ke)編(bian)輯(ji)的(de)結(jie)果(guo)之(zhi)和(he)的(de)邏(luo)輯(ji)組(zu)列(lie)和(he)一(yi)些(xie)相(xiang)對(dui)少(shao)量(liang)的(de)鎖(suo)定(ding)的(de)寄(ji)存(cun)器(qi)。這(zhe)樣(yang)的(de)結(jie)果(guo)是(shi)缺(que)乏(fa)編(bian)輯(ji)靈(ling)活(huo)性(xing),但(dan)是(shi)卻(que)有(you)可(ke)以(yi)預(yu)計(ji)的(de)延(yan)遲(chi)時(shi)間(jian)和(he)邏(luo)輯(ji)單(dan)元(yuan)對(dui)連(lian)接(jie)單(dan)元(yuan)高(gao)比(bi)率(lv)的(de)優(you)點(dian)。而(er)FPGA卻是有很多的連接單元,這樣雖然讓它可以更加靈活的編輯,但是結構卻複雜的多。 CPLD和FPGA另外一個區別是大多數的FPGA含有高層次的內置模塊(比如加法器和乘法器)和內置的記憶體。一個因此有關的重要區別是很多新的FPGA支持完全的或者部分的係統內重新配置。允許他們的設計隨著係統升級或者動態重新配置而改變。一些FPGA可以讓設備的一部分重新編輯而其他部分繼續正常運行。
|
|
狀 態:
離線
公司簡介
產品目錄
|
|
|
公司名稱:
|
安徽世龍電子技術有限公司
|
| 聯 係 人: |
張成龍
|
| 電 話: |
0551-65329091/65329092
|
| 傳 真: |
QQ:1060038974 |
| 地 址: |
合肥市高新區華億科技園E棟3層 |
| 郵 編: |
230088 |
| 主 頁: |
|
|
|
|
|