http://kadhoai.com.cn 2026-04-26 14:56:24
日前,我國首台高端容錯計算機在金融示範應用係統成功啟動上線測試,這標誌著我國高端容錯計算機係統研製實現重大突破。“第一台高端容錯計算機樣機研製完成,意味著我國在金融、電信等關鍵領域高端計算機一直被國外壟斷的現狀即將被打破,並有望實現這類信息化建設重大裝備的自主可控。”國家最高科技獎獲得者、中國工程院院士金怡濂表示。
高端容錯計算機是麵向高端商業應用的高性能、高可靠大型計算機,是金融、電dian信xin等deng關guan鍵jian業ye務wu係xi統tong的de核he心xin設she備bei。但dan長chang期qi以yi來lai,該gai類lei產chan品pin市shi場chang為wei國guo外wai企qi業ye所suo壟long斷duan,以yi銀yin行xing業ye為wei例li,目mu前qian國guo內nei銀yin行xing的de核he心xin業ye務wu采cai用yong的de大da型xing計ji算suan機ji全quan部bu是shi進jin口kou設she備bei。研yan製zhi國guo產chan高gao端duan容rong錯cuo計ji算suan機ji係xi統tong,並bing通tong過guo示shi範fan應ying用yong實shi現xian產chan業ye化hua推tui廣guang,對dui於yu確que保bao我wo國guo金jin融rong、電信等要害部門信息係統的自主可控、安全可信有重大意義。
在科技部“十一五”863計劃的支持下,浪潮集團聯合國防科技大學、中國建設銀行承擔了“浪潮天梭高端容錯計算機研製與示範應用”課題。經過數年技術攻關,課題組在高端容錯計算機體係結構、係統總線協議設計、核心芯片組設計、係統BIOS設計以及容錯操作係統核心等關鍵技術方麵實現突破,於今年7月完成了係統樣機研製。
據863計劃信息領域專家、浪潮集團高級副總裁王恩東介紹,浪潮天梭高端容錯計算機項目自主研發的核心芯片接口速度達到10Gbps,性能達到國際領先水平。一係列自主研發的係統板卡,在集成度、聚合帶寬等方麵,也已經達到國際競爭對手的現有產品水平。
“此項目有三大意義:技術、經濟和安全。”金怡濂說,“當初專家進行論證,最關心這項技術能否推廣應用,與國外企業比較是否有競爭力。”自zi主zhu創chuang新xin成cheng果guo成cheng功gong走zou向xiang產chan業ye化hua的de關guan鍵jian在zai於yu應ying用yong。建jian設she銀yin行xing結jie合he業ye務wu發fa展zhan戰zhan略lve,在zai風feng險xian可ke控kong的de前qian提ti下xia,大da膽dan創chuang新xin,積ji極ji主zhu動dong承cheng擔dan了le高gao端duan容rong錯cuo計ji算suan機ji在zai銀yin行xing關guan鍵jian信xin息xi係xi統tong中zhong應ying用yong示shi範fan的de任ren務wu,以yi提ti高gao我wo國guo自zi主zhu產chan品pin的de成cheng熟shu度du,促cu進jin產chan業ye化hua。
今年8月15日ri,國guo產chan第di一yi台tai浪lang潮chao天tian梭suo高gao端duan容rong錯cuo計ji算suan機ji進jin入ru建jian設she銀yin行xing新xin疆jiang分fen行xing機ji房fang完wan成cheng安an裝zhuang和he測ce試shi。新xin疆jiang分fen行xing組zu織zhi強qiang大da的de科ke研yan隊dui伍wu在zai樣yang機ji上shang進jin行xing業ye務wu軟ruan件jian移yi植zhi,目mu前qian示shi範fan應ying用yong已yi經jing移yi植zhi成cheng功gong,並bing在zai樣yang機ji上shang經jing過guo嚴yan格ge的de功gong能neng和he壓ya力li測ce試shi,運yun行xing情qing況kuang平ping穩wen、正常,各項技術指標均達到了設計要求。
據悉,該係統可用度達到99.999%(即每年停機時間累計不超過5.26分鍾),係統支持32顆處理器,2048GB內存,960GB/S輸入輸出處理能力。根據目前公開的數據和資料,該係統事務處理能力進入世界排名前十。
該項目由科技部組織論證立項,企業牽頭,高校和科研機構參與,相關項目單位協調一致、職責明確、運轉有效。它的實施對於推廣軍民融合、產學研用結合的創新模式具有示範效應。
“這隻是部分完成了項目總體目標第一階段的任務”,據科技部相關負責人介紹,預計到2012年年底,項目組將研製成功64路處理器(四核或四核以上)的高端容錯計算機,可用度達到99.999%;形成係列產品,並在兩個以上關鍵領域的生產性業務係統上實現規模化應用。